Martin Šícha, Jan Prokš - ČVUT-FEL Praha 3/2001
TMS320C6000 Technické informace




Tato stránka je věnována rodině procesorů TMS320C6xxx, přičemž největší pozornost je soustředěna na obvody TMS320C6211 této řady. Jednoduchým technickým popisem je snaha o přiblížení architektury a funkce těchto obvodů. Cílem popisu nejsou dokonalé technické parametry a zapojení, ale pochopení souvislostí a funkcí mezi jednotlivýmí bloky DSP.

Tento dokument vznikl na základě podkladů z anglické literatury, proto se předem omlouvám za některé násilnosti vůči českému jazyku.




1) Historie TMS320
      1.1) Seznámení s řadou TMS320C62x/67x
      1.2) Znaky a parametry TMS320C62x/67x

2) Architekrura CPU
      2.1) Blokový diagram TMS320C62x/67x
      2.2) Mapování instrukcí a funkčních jednotek
      2.3) Adresovací módy
      2.4) Vektory přerušení

3) Paměť
      3.1) Mapování paměti
      3.2) Vnitřní paměť
      3.3) Přímý přístup do paměti (DMA)
      3.4) Periferní sběrnice
      3.5) Rozšířená sběrnice
      3.6) Externí paměťové rozhraní (EMIF)

4) Periférie
      4.1) Přímí přístup do paměti (DMA)
      4.2) Hostitelský port (HPI)
      4.3) Externí paměťové rozhraní (EMIF)
            4.3.1) Rozhraní SDRAM
            4.3.2) Rozhraní SBSRAM
            4.3.3) Asynchronní rozhraní SDRAM
      4.4) Kofigurace bootovací logiky
            4.4.1) Reset obvodu
            4.4.2) Bootovací konfigurace
      4.5) Multikanálový bufrovaný sériový port (McBSP)
      4.6) Časovače
      4.7) Výběr přerušení
      4.8) Snížení odběru


      Literatura :
A } Naim Dahnoun : Digital processing implementation using the TMS320C6000 DPS paltform
B } http://www.ti.com/sc/docs/dsps/products/C6000



Kompletní stránku i s obrázky je možné stáhnout si zde : dsp.zip

Připomínky a rady zasílejte prosím na adresu : sicham@fel.cvut.cz